Sabtu, 14 November 2020

Tugas Pendahuluan 1 M3 Sisdig




1. Kondisi [Kembali]

Percobaan 1 Kondisi 4 :

Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan RS flip flop dan output 4 bit.

2. Gambar Rangkaian [Kembali]





3. Video [Kembali]




4. Prinsip Kerja [Kembali]

Counter merupakan salah satu rangkaian elektronika digital yang menggunakan urutan logika digital dan dipicu oleh pulsa atau clock (rangkaian sekuensial). Counter biasanya mencacah atau menghitung dalam biner dan dapat dibuat untuk berhenti atau berulang ke hitungan awal setiap saat. Pada counter yang berulang, jumlah kondisi biner yang berbeda menunjukkan modulus (MOD) counter. Sebagai contoh, counter yang mencacah dari 0-1-2-3¬4-5-6-7 secara berulang disebut juga modulus 8 atau MOD-8. Rangkaian dasar counter adalah beberapa flip-flop yang jumlahnya bergantung pada modulus yang diperlukan. Secara umum, counter terbagi menjadi 2 jenis, yaitu asynchronous counter (ripple counter) dan synchronous counter. Asynchronous counter (ripple counter) merupakan counter yang masukan clock pemicunya tidak terhubung ke setiap flip-flop secara langsung. Clock pemicunya harus merambat melalui setiap flip-flop untuk mencapai masukan flipflop yang berikutnya. IC 74LS90 merupakan ripple counter 4-bit yang terdiri atas bagian pembagi-2 dan bagian pembagi-5. Dua bagian ini dapat dikaskade untuk membentuk pembagi-10 (decade/BCD counter) dengan menghubungkan Q0 ke CLK1 secara eksternal. Counter ini mempunyai 2 masukan reset yaitu MR1 dan MR2 dan 2 masukan set yaitu MS1 dan MS2, serta 4 kaki luaran yaitu Q0, Q1, Q2, dan Q3. Kaki 10 dihubungkan ke GND dan kaki 5 dihubungkan ke +5V

Pada  rangkaian praktikum modul 3 ini, terdapat 4 buah flip flop yang menggunakan RS flip flop. Setiap flip-flop dipasangkan dengan 4 buah output yang akan menjadi keluaran dari inputnya. R dan S akan aktif ketika diberi tegangan rendah atau active low. Sehingga hasil outputnya bergantung pada input CLK yang berubah saat kondisi fall time. Hanya RS flip flop pertama yang input CLK nya langsung diterima dari DCLOCK. Sedangkan RS flip flop lainnya, inputnya bergantung pada RS flip flop sebelumnya. Hasil output dari RS flip flop dapat dilihat dari angka yang ditampilkan oleh logic probe. 

5. Link Download [Kembali]

- Download HTML klik disini

- Download simulasi rangkaian klik disini

- Download video klik disini

- Download datasheet 74LS112 klik disini

- Download datasheet SPDT klik disini

- Download datasheet logic probe klik disini

0 comments:

Posting Komentar